Circuit Design sekwencyjne synchroniczne

Układ synchroniczny jestobwód elektryczny , w którym” sygnał zegara ” przełącza się między dwoma różnymi państwami, zazwyczaj określane jako ” wysokie ” i ” niskie” Synchronizacja działań różnych części obwodu . Pozostaje to w przeciwieństwie do asynchronicznego układu , w którym oddzielne składniki działają niezależnie. Konstrukcja układu synchronicznego przechodzi przez kilka etapów : od koncepcji do realizacji. Werbalne Specyfikacja

Po pierwsze ,opis słowny jest sporządzony , przedstawiając problem do rozwiązania i jakukład będzie go rozwiązać. Jest używany do tworzenia ” diagram stanu „, który przedstawia stany obwodu podłączony przez przejścia między nimi , z każdego państwa jestróżny okres zegara obwodu . Państwa te są oparte na binarnym systemie zer i jedynek , i odpowiedź każdego państwa do otrzymania pewnej wejście binarne – . Która może być czekać na dalsze wejście lub wyjście samych danych binarnych
Łódź państwowych tabela

schemat stan jest następnie przetłumaczone na stole państwa , które jestbardziej formalne przedstawienie w dużej mierze te same informacje , wyświetlając wszystkie inne państwa , wejścia i wyjścia , że obwód będzie zatrudniać . Tabela służy do obliczania liczby ” klapek ” potrzeb Circuit – . A japonki będąceczęścią obwodu , który może być w jednym z dwóch stanów , a więc jest w stanie przechowywać dane binarne

Konwersja członkowskie do Binary

do tego momentu w procesie projektowania , stany obwodu nadano dogodne nazwy referencyjne , takie jak ” Stan 1 ” i ” Stan 2 „. To sprawia, że ​​łatwiej tabele opracowuje, ale w końcu te państwa muszą być przekształcone kodów binarnych . Cała tabela stan jest przekształcona w ekwiwalent binarny. Ogólnie rzecz biorąc,stan będzie oznaczony zgodnie z danymi przechowywanymi w klapkach w danym cyklu zegara .
Stół i wzbudzenia Schemat logiczny

tabela jest wzbudzenie rysowane , który odwzorowuje przejścia określone w tabeli stanów tabelami wzbudzenia dla typu japonki , że obwód będzie korzystać . Tabela wzbudzenia jest następnie uproszczona dla obu wejść i wyjść za pomocą Karnaugh Maps w sposób podobny do stosowanego w tabelach prawdy w czystych kombinacyjnych układów . Powstały tabela jest następnie w formacie, który może być przekształcony do głównego schematu logicznego układu . Imperium

Dodaj komentarz